- 软件大小:2.71M
- 软件语言:中文
- 软件类型:国产软件
- 软件类别:免费软件 / 电子图书
- 更新时间:2018-02-11 12:05
- 运行环境:WinAll, WinXP, Win7, Win8, Win10
- 软件等级:
- 软件厂商:
- 官方网站:暂无
64.26M/中文/10.0
52.31M/中文/10.0
15.98M/中文/6.0
31KB/中文/1.6
3.77M/中文/1.6
vhdl大学实用教程pdf是面向大学生用户提供的一套免费的电子课本。本书在各个大学院校都是比较受欢迎的。书中主要内容包含了电路设计、验证等理论知识。同样也可适用于研究生用户学习!用户在绿色资源网站下载后,可以直接使用pdf阅读器查看!
这本《VHDL大学实用教程》由Kenneth L. Shot着,乔庐峰、尹廷辉、李永成、拧坤等人译,除了对语法进行全面、详尽的介绍之外,还对数字系统的仿真验证方法进行了深入讨论。
全书共16章,前3章概括介绍了VHDL/PLD设计方法的特点、VHDL程序的基本结构和程序风格、测试平台以及VHDL中的信号。第4章至第7章介绍了组合逻辑电路的设计与验证。第8章至第11章介绍了时序电路的设计方法。第12章至第14章介绍了子程序和程序包。第15章讨论了如何采用层次化和模块化方法实现复杂数字系统。第16章给出了多个具有一定规模和复杂度的程序,通过这些程序集中展现本书所重点阐述的语法要点和设计方法。
这本《VHDL大学实用教程》可作为通信工程、电子工程及相关专业高年级本科生和研究生的教材,还适合从事相关领域科研开发工作的工程师参考使用。
第1章 使用VHDL和PLD进行数字系统设计
1.1 VHDL/PLD设计方法
1.2 需求分析与规范制定
1.3 VHDL设计描述
1.4 通过仿真进行验证
1.5 测试平台
1.6 功能(行为)仿真
1.7 可编程逻辑器件(PLD)
1.8 SPLD和22V10
1.9 目标器件的逻辑综合
1.10 布局布线和时序仿真
1.11 编程和目标器件的验证
1.12 VHDL/PLD设计方法的优点
1.13 VHDL的发展
1.14 VHDL在仿真和综合中的应用
1.15 本书的主要目标
习题
第2章 实体、结构体和编程风格
2.1 设计单元、库单元和设计实体
2.2 实体说明
2.3 VHDL语法定义
2.4 端口模式
2.5 结构体
2.6 编程风格
2.7 综合结果与程序风格的关系
2.8 抽象和综合的层次
2.9 层次化设计与电路的结构描述
习题
第3章 信号和数据类型
3.1 对象分类和对象类型
3.2 信号对象
3.3 标量类型
3.4 STD_LOGIC类型
3.5 标量文字(scalar literal)和标量常量(scalar constant)
3.6 复合类型
3.7 数组
3.8 无符号和有符号类型
3.9 复合文字和复合常量
3.10 整型
3.11 可综合的端口类型
3.12 操作符(算子)和表达式
习题
第4章 数据流风格的组合逻辑电路设计
4.1 逻辑操作符
4.2 数据流方式结构体中的信号赋值
4.3 选择型信号赋值
4.4 布尔型及相关的操作符
4.5 条件(型)信号赋值
4.6 优先级编码器
4.7 输入无关项与输出无关项
4.8 译码器
4.9 查表法
4.10 三态缓冲器
4.11 避免组合(逻辑)环路
习题
第5章 行为风格的组合逻辑电路设计
5.1 行为风格的结构体
5.2 进程语句
5.3 顺序语句
5.4 case语句
5.5 if语句
5.6 loop语句
5.7 变量
5.8 例题:奇偶校验检测器电路
5.9 描述组合逻辑电路的进程综合
习题
第6章 事件驱动的仿真
6.1 仿真器类型
6.2 精确化(elaboration)
6.3 信号驱动器
6.4 仿真器内核进程
6.5 仿真初始化
6.6 仿真周期
6.7 信号和变量
6.8 δ延迟
6.9 δ延迟和组合环路
6.10 多重驱动器
6.11 信号属性
习题
第7章 组合逻辑电路的测试平台
7.1 设计验证
7.2 组合逻辑电路的功能验证
7.3 一个简单的测试平台
7.4 物理类型
7.5 单进程测试平台
7.6 等待语句
7.7 断言(assert)和报告(report)语句
7.8 基于记录和查找表的测试平台
7.9 计算激励和期望结果的测试平台
7.10 预定义的移位操作符
7.11 根据UUT的功能安排激励顺序
7.12 将UUT与等效模型进行比较
7.13 代码覆盖率和分支覆盖率
7.14 组合逻辑电路的网表验证和时序验证
7.15 使用VITAL和SDF的时序模型
习题
第8章 锁存器与触发器
8.1 时序系统及其存储元件
8.2 D锁存器
8.3 检测时钟边沿
8.4 D触发器
8.5 使能(门控)触发器
8.6 其他类型的触发器
8.7 PLD中的基本存储元件
8.8 定时需求与同步输入数据
习题
第9章 多位锁存器、寄存器、计数器和存储器
9.1 多位锁存器与寄存器
9.2 移位寄存器
9.3 移位寄存式计数器
9.4 计数器
9.5 检测非时钟信号的边沿
9.6 具有微处理器接口的脉宽调制器
9.7 存储器
请描述您所遇到的错误,我们将尽快予以修正,谢谢!
*必填项,请输入内容